O JEDEC requer um máximo de 30 kV, porque este é um limite de tensão comuns de descarga eletrostática (ESD).
A ESD é uma descarga eletrostática que ocorre entre dois objetos e pode danificar o equipamento eletrônico ou causar perda de dados. Portanto, para garantir a confiabilidade e a estabilidade do equipamento, a JEDEC estabeleceu um padrão de descarga eletrostática de 30 kV. Esse padrão é baseado em testes e experiência reais para garantir que o equipamento não seja afetado pela descarga eletrostática inaceitável durante a operação e uso normal.
A JE desenvolveu vários padrões para descarga eletrostática (ESD) de chips eletrônicos, incluindo principalmente os seguintes números padrão:
1. JEDEC JESD22-A114: Este padrão especifica o teste de circuitos integrados (ICS) e componentes contra os métodos e requisitos de ESD do Modelo do Corpo Humano (HBM).
2. JEDEC JESD22-A115: Este padrão especifica os métodos e requisitos de teste para ICS e componentes para modelo de difusão (CDM) ESD.
3. JEDEC JESD22-C101: Este padrão especifica os métodos e requisitos de teste para ICS e componentes para o modelo no nível do sistema (MM) ESD.
Esses padrões definem as condições, equipamentos e procedimentos de teste para testes de ESD para garantir que os chips possam operar com segurança nos eventos de ESD. Cada padrão especifica diferentes métodos de teste e parâmetros de teste para diferentes modelos de tensão ESD.