Jedec vereist een maximum van 30 kV omdat dit een veel voorkomende elektrostatische ontladingsspanningslimiet is.
ESD is een elektrostatische ontlading die optreedt tussen twee objecten en kan elektronische apparatuur beschadigen of gegevensverlies kunnen veroorzaken. Om de betrouwbaarheid en stabiliteit van de apparatuur te waarborgen, heeft Jedec daarom een elektrostatische ontladingsstandaard van 30 kV vastgesteld. Deze standaard is gebaseerd op daadwerkelijke testen en ervaring om ervoor te zorgen dat de apparatuur niet wordt beïnvloed door onaanvaardbare elektrostatische ontlading tijdens normaal werking en gebruik.
JE heeft verschillende normen ontwikkeld voor elektrostatische ontlading (ESD) van elektronische chips, voornamelijk inclusief de volgende standaardnummers:
1. Jedec JESD22-A114: Deze standaard specificeert het testen van geïntegreerde circuits (IC's) en componenten tegen ESD-methoden en vereisten van Human Body Model (HBM).
2. Jedec JESD22-A115: Deze standaard specificeert de testmethoden en vereisten voor ICS en componenten voor diffusiemodel (CDM) ESD.
3. Jedec JESD22-C101: Deze standaard specificeert de testmethoden en vereisten voor ICS en componenten voor System-niveau Model (MM) ESD.
Deze normen definiëren de voorwaarden, apparatuur en testprocedures voor ESD -testen om ervoor te zorgen dat chips veilig kunnen werken onder ESD -evenementen. Elke standaard specificeert verschillende testmethoden en testparameters voor verschillende ESD -spanningsmodellen.