Jedec membutuhkan maksimum 30 kV karena ini adalah batas tegangan pelepasan elektrostatik (ESD) yang umum.
ESD adalah pelepasan elektrostatik yang terjadi antara dua objek dan dapat merusak peralatan elektronik atau menyebabkan kehilangan data. Oleh karena itu, untuk memastikan keandalan dan stabilitas peralatan, Jedec menetapkan standar pelepasan elektrostatik 30 kV. Standar ini didasarkan pada pengujian dan pengalaman aktual untuk memastikan bahwa peralatan tidak terpengaruh oleh pelepasan elektrostatik yang tidak dapat diterima selama operasi dan penggunaan normal.
JE telah mengembangkan beberapa standar untuk pelepasan elektrostatik (ESD) chip elektronik, terutama termasuk angka standar berikut:
1. JEDEC JESD22-A114: Standar ini menentukan pengujian sirkuit terintegrasi (ICS) dan komponen terhadap metode dan persyaratan ESD Model Tubuh Manusia (HBM).
2. JEDEC JESD22-A115: Standar ini menentukan metode dan persyaratan pengujian untuk ICS dan komponen untuk model difusi (CDM) ESD.
3. JEDEC JESD22-C101: Standar ini menentukan metode pengujian dan persyaratan untuk ICS dan komponen untuk model tingkat sistem (MM) ESD.
Standar -standar ini menentukan kondisi, peralatan, dan prosedur pengujian untuk pengujian ESD untuk memastikan bahwa chip dapat beroperasi dengan aman di bawah acara ESD. Setiap standar menentukan metode uji yang berbeda dan parameter uji untuk model tegangan ESD yang berbeda.